

PRH601HL是NXP公司的一款读卡器IC产品,PRH601HL是多频率集成式读卡器解决方案,本站介绍了PRH601HL的封装应用图解、特点和优点、功能等,并给出了与PRH601HL相关的NXP元器件型号供参考。
PRH601HL - 多频率集成式读卡器解决方案 - 读卡器IC - 接口与连接性 - 恩智浦, LLC
PRH601是一款集成式射频识别读卡器模块,用于13.56 MHz和125 kHz的非接触式通信。它添加了一个32位ARM CortexM0微控制器内核。
该封装内集成三个芯片:
LPC1227FBD48/301 HTRC11001T/02EE CLRC66301HN1
并非数据手册中提到的所有LPC1227针脚都支持读卡器模块。
器件在封装内无任何互连。这样可以在系统部署期间提供针对所有信号的访问。如果不需要125 kHz功能,则该器件可由集成式读卡器模块PRH601代替。这种情况下不需要对PCB重新设计。
简介 HTRC110HITAG读卡器芯片HTRC110可搭配应答器使用,应答器基于HITAG芯片(HT1ICS3002x或HT2ICS2002x)。此外,该IC还支持其他125 kHz应答器类型,采用幅度调制实现写入操作,并采用AM/PM实现读取操作。接收器参数(增益系数、滤波器截止频率)可根据系统和应答器要求进行优化。
HTRC110设计为可轻松实现RF识别读卡器的集成。采用一流的技术,几乎完全集成所需的构建块。强大的天线驱动器/调制器配合低噪声自适应采样时间解调器、可编程滤波器/放大器和数字化器,共同构成了完整的收发器单元,可用在高性能读卡器设计中。采用三针脚微控制器接口来编程HTRC110以及用来实现与应答器的双向通信。连接数据的输入和输出后,三线式接口便可更改为双线式接口。与容差有关的零幅度调制会给包络检测器系统带来某些问题,从而需要采用容差极低的读卡器天线。最新的自适应采样时间技术(AST)可以解决这些问题。
CLRC663CLRC663是一款高度集成的收发器IC,用于13.56 MHz的非接触式通信。该收发器IC利用出色的调制和解调概念,完全集成各类13.56 MHz非接触式通信方法和协议。
CLRC663收发器IC支持下列各种工作模式:
支持ISO/IEC 14443A/MIFARE的读写模式 支持ISO/IEC 14443B的读写模式 支持FeliCa方案的读写模式 支持ISO/IEC 15693的读写模式 支持ICODE EPC UID/ EPC OTP的读写模式 支持ISO/IEC 18000-3 Mode 3的读写模式 NFC P2P启动器
CLRC663内部发送器可驱动读写天线和应答器,而无需额外的有源电路;该读写天线设计用于ISO/IEC 14443A/MIFARE卡的通信。接收器模块可稳定、高效地解调和解码来自ISO 14443A/MIFARE兼容型卡和应答器的信号。数字模块管理全部ISO 14443A成帧与错误检验(奇偶校验和CRC)功能。CLRC663支持MIFARE 1K、MIFARE 4K、MIFARE Ultralight、MIFARE、Ultralight C、MIFARE PLUS和MIFARE DESFire产品。CLRC663支持采用MIFARE较高的传输速率(高达848 kBd)进行双向非接触式通信。
CLRC663支持ISO/IEC 14443B读写通信方案的所有层级,前提是额外的元件(比如振荡器、电源、线圈等)已正确的部署,并假定标准协议(比如ISO/IEC 14443-4和/或ISO/IEC 14443B防干扰)已正确部署。根据ISO/IEC 14443B的要求使用该恩智浦IC可能侵犯第三方权益。该恩智浦IC的购买者必须具有适当的第三方专利授权。
CLRC663收发器IC具有FeliCa读写模式,支持FeliCa通信方案。接收器提供稳定高效的解调和解码电路方案,兼容FeliCa编码信号。数字部分处理FeliCa成帧和错误检测,比如CRC。CLRC663支持采用FeliCa较高的传输速率(高达424 kb/s)进行双向非接触式通信。CLRC663支持近距离协议,符合ISO/IEC15693、EPC UID和ISO/IEC 18000-3 mode 3标准。支持全系列恩智浦近距离产品,为中程读卡器应用提供可读性。
提供下列主机接口:
串行外设接口(SPI) 串行UART(类似于RS232,电压电平取决于针脚电压电源) I2C总线接口(提供两种版本:I2C和I2CL)
LPC1227LPC1227为基于ARM Cortex-M0的微处理器,适合需要高集成度和低功耗的嵌入式应用。ARM Cortex-M0是新一代内核,具有易调试、易集成等多种系统增强优势。除ARM Cortex-M0外,LPC1X还提供事件处理器API,限制ARM Cortex-M0 CPU的中断负载,并通过分担主CPU的事件处理负载进一步实现节能。
LPC1227在高达33 MHz的CPU频率下工作,集成最多128 kB Flash存储器和8 kB数据存储器。
并非所有LPC1227产品的连接都由PRH600实现。

